SRAM am Limit der Skalierung SOT-MRAM optimiert Last-Level-Cache-Strukturen Gängige SRAM-Architekturen stoßen an technologische Grenzen – vor allem bei Stromverbrauch und Skalierung. SOT-MRAM bietet mit hoher Schaltgeschwindigkeit, geringer Verlustleistung und robuster Struktur eine Alternative für zukünftige Cache-Lösungen. Farrukh Yasin, Van Dai Nguyen, Siddharth Rao und Gouri Sankar Kar 10. July 2025
Checkerboard-Algorithmen und Alternativen für die Sicherheit Laufzeitfehler in SRAMs finden Sicherheitskritische Embedded-Anwendungen erfordern es, Hardware während ihrer Laufzeit zu testen. Im Fall von SRAMs können jedoch Abweichungen des logischen vom physikalischen Layout das Implementieren normkonformer Speichertests erschweren. Entwickler sollten alternative Methoden kennen, die immun gegen diese Unterschiede sind. Henrik Nyholm, Jacob Lunn Lassen 5. December 2023
Kostengünstige Kombination aus SRAM und EEPROM Nichtflüchtiger EERAM vermeidet Datenverluste bei Stromausfall Viele Anwendungen erfordern eine lückenlose Datenaufzeichnung, damit sich im Falle eines Stromausfalls ungewollte Störungen vermeiden lassen. EERAMs sind als nichtflüchtige Speicher in der Lage, eine ausreichend hohe Anzahl an Speicherzyklen hierfür bereitzustellen. Grant Hulse 9. March 2020
Speicherbausteine Asynchrones SRAM mit 32 Bit Busbreite und 32, 64 oder 128 MBit Kapazität Neue leistungsstärkere und größere SRAMs von Cypress ermöglichen eine höhere Systemleistung in Verbindung mit DSPs, FPGAs oder Mikroprozessoren. Leitner 29. July 2011
USB-EPROM-Emulator USB-EPROM-Emulator Für 2,5-V-, 3-V- und 5-V-Systeme eignen sich die USB-EPROM-Emulatoren von Engelmann & Schrader, die über 8 Mbit SRAM verfügen. Redaktion 1. October 2002